Porte logiche Obiettivo: Verificare i livelli logici in

Transcript

Porte logiche Obiettivo: Verificare i livelli logici in
I S T I T U T O D I I S T R U Z I O N E S U P E R I O R E S TATA L E
“GALILEI-SANI”
Classe: 3° - Sezione: 3AEN – A.S. 2013/2014 – Luogo: Lab. Elettronica – Disciplina: Elettronica - Elettrotecnica
(7 Mattia Messina)
Gruppo N°2: Messina-Grossi
Data: 12/03/2014
Titolo: Porte logiche
Obiettivo: Verificare i livelli logici in uscita in relazione a tutte le combinazioni di
ingresso
Componenti:
COMPONENTI
Integrato1 (U1)
Integrato2 (U2)
PROGETTO
74HC32
74HC00
DISPONIBILE
74HCT32N
74HC00N
Strumenti:
Strumenti
Banco N°6
Breadboard
Digital-lab
Monitor
Computer
Numero
Inventario
22561
N.D.
10639
17143
18346
Serial Number
Marca
Modello
13330
N.D.
17872
29052
17526
DE LORENZO
N.D.
A-TEK
NEC
ACER
DS-1004
N.D.
AT-102
MULTISYNC 95F
VERITON-2800
Circuito teorico:
File: I.I.S.S. GALILEI-SANI-MESSINA MATTIA-RELAZIONE-PORTE LOGICHE
Pagina 1 di 9
I S T I T U T O D I I S T R U Z I O N E S U P E R I O R E S TATA L E
“GALILEI-SANI”
Classe: 3° - Sezione: 3AEN – A.S. 2013/2014 – Luogo: Lab. Elettronica – Disciplina: Elettronica - Elettrotecnica
Circuito applicativo:
File: I.I.S.S. GALILEI-SANI-MESSINA MATTIA-RELAZIONE-PORTE LOGICHE
Pagina 2 di 9
I S T I T U T O D I I S T R U Z I O N E S U P E R I O R E S TATA L E
“GALILEI-SANI”
Classe: 3° - Sezione: 3AEN – A.S. 2013/2014 – Luogo: Lab. Elettronica – Disciplina: Elettronica - Elettrotecnica
PROGETTO:
Il progetto che c’è stato commissionato è il seguente:
collegare:
-l’ingresso A (pin1-integrato1) all’ingresso A (pin1-integrato2) e predisporlo per il
collegamento al Digital-Lab
-l’ingresso B (pin2-integrato1) all’ingresso B (pin2-integrato2) e predisporlo per il
collegamento al Digital-Lab
Uscite:
-Predisporre l’uscita Y (pin3-integrato1) per il collegamento al Led del Digital-Lab
-Predisporre l’uscita Y (pin3-integrato2) per il collegamento al Led del Digital-Lab
Verifiche:
Le predisposizioni servivano per il collegamento al Digital-Lab che ci ha fornito:
-l’alimentazione del circuito
-led di verifica
-Switch per variazione da Vcc a GND.
Calcolo combinazioni di ingresso:
N° combinazioni=2^n°ingressi= 2^2=4 Combinazioni
Aspettative finali di realizzo:
MISURE N°
A
1
0
2
0
3
1
4
1
Livelli di tensioni:
VIH(min)
VIL(max)
VOH(min)
VOL(max)
B
0
1
0
1
Y1(or)
0
1
1
1
Y2(nand)
1
1
1
0
3.5
1.5
4.2
0.4
VERIFICHE DEGLI INTEGRATI:
Misure tensioni (Vcc) degli Switch del Digital-Lab
VIN-A
VIN-B
5.02V
5.02V
File: I.I.S.S. GALILEI-SANI-MESSINA MATTIA-RELAZIONE-PORTE LOGICHE
Pagina 3 di 9
I S T I T U T O D I I S T R U Z I O N E S U P E R I O R E S TATA L E
“GALILEI-SANI”
Classe: 3° - Sezione: 3AEN – A.S. 2013/2014 – Luogo: Lab. Elettronica – Disciplina: Elettronica - Elettrotecnica
Circuito di verifica delle porte logiche dell’integrato1:
Piedinatura dell’integrato1:
Tabella verifica porte logiche dell’integrato1:
Gli ingressi che in tabella sono indicati con A e B corrispondono agli ingressi di ogni
porta dell’integrato, la medesima cosa per l’uscita Y.
La tabella è uguale per tutte e 4 le porte logiche presenti nell’integrato per tanto
riporto una sola tabella.
A
B
Y
VY
0
0
0
0V
0
1
1
4.51V
1
0
1
4.51V
1
1
1
4.51V
File: I.I.S.S. GALILEI-SANI-MESSINA MATTIA-RELAZIONE-PORTE LOGICHE
Pagina 4 di 9
I S T I T U T O D I I S T R U Z I O N E S U P E R I O R E S TATA L E
“GALILEI-SANI”
Classe: 3° - Sezione: 3AEN – A.S. 2013/2014 – Luogo: Lab. Elettronica – Disciplina: Elettronica - Elettrotecnica
Circuito di verifica delle porte logiche dell’integrato2:
Piedinatura dell’itegrato2:
Tabella verifica porte logiche dell’integrato2:
Gli ingressi che in tabella sono indicati con A e B corrispondono agli ingressi di ogni
porta dell’integrato, la medesima cosa per l’uscita Y.
La tabella è uguale per tutte e 4 le porte logiche presenti nell’integrato per tanto
riporto una sola tabella.
A
B
Y
VY
0
0
1
4.45V
0
1
1
4.45V
1
0
1
4.45V
1
1
0
0V
File: I.I.S.S. GALILEI-SANI-MESSINA MATTIA-RELAZIONE-PORTE LOGICHE
Pagina 5 di 9
I S T I T U T O D I I S T R U Z I O N E S U P E R I O R E S TATA L E
“GALILEI-SANI”
Classe: 3° - Sezione: 3AEN – A.S. 2013/2014 – Luogo: Lab. Elettronica – Disciplina: Elettronica - Elettrotecnica
MISURE:
Led di verifica n°0 (ultimo a destra) e n°3 (4° contando da destra verso sinistra)
LED n°3 = Y1
LED n°0 = Y2
Tabella misure:
MISURE N°
1
2
3
4
A
0
0
1
1
B
0
1
0
1
Y1(or)
0
1
1
1
Y2(nand)
1
1
1
0
MISURE N°
1
A
0
B
0
Y1(or)
0
Y2(nand)
1
File: I.I.S.S. GALILEI-SANI-MESSINA MATTIA-RELAZIONE-PORTE LOGICHE
Pagina 6 di 9
I S T I T U T O D I I S T R U Z I O N E S U P E R I O R E S TATA L E
“GALILEI-SANI”
Classe: 3° - Sezione: 3AEN – A.S. 2013/2014 – Luogo: Lab. Elettronica – Disciplina: Elettronica - Elettrotecnica
MISURE N°
2
A
0
B
1
Y1(or)
1
File: I.I.S.S. GALILEI-SANI-MESSINA MATTIA-RELAZIONE-PORTE LOGICHE
Y2(nand)
1
Pagina 7 di 9
I S T I T U T O D I I S T R U Z I O N E S U P E R I O R E S TATA L E
“GALILEI-SANI”
Classe: 3° - Sezione: 3AEN – A.S. 2013/2014 – Luogo: Lab. Elettronica – Disciplina: Elettronica - Elettrotecnica
MISURE N°
3
A
1
B
0
Y1(or)
1
File: I.I.S.S. GALILEI-SANI-MESSINA MATTIA-RELAZIONE-PORTE LOGICHE
Y2(nand)
1
Pagina 8 di 9
I S T I T U T O D I I S T R U Z I O N E S U P E R I O R E S TATA L E
“GALILEI-SANI”
Classe: 3° - Sezione: 3AEN – A.S. 2013/2014 – Luogo: Lab. Elettronica – Disciplina: Elettronica - Elettrotecnica
MISURE N°
4
A
1
B
1
Y1(or)
1
Y2(nand)
0
Conclusioni:
Abbiamo verificato i livelli logici in uscita in relazione a tutte e 4 le combinazioni di
ingresso. I risultati riscontrati sono coerenti con le aspettative, per tanto le porte
logiche analizzate funzionano come da progetto.
File: I.I.S.S. GALILEI-SANI-MESSINA MATTIA-RELAZIONE-PORTE LOGICHE
Pagina 9 di 9