Digi-Key Catalog IT2011-IT Pages 0618-0622 - Digi

Transcript

Digi-Key Catalog IT2011-IT Pages 0618-0622 - Digi
Kit di sviluppo di FPGA GX
Arria® II, edizione 6G
Cavo di programmazione USB-Blaster™
Il cavo di scaricamento dati USB-Blaster si interfaccia alla porta standard USB di un PC. Il cavo è un'interfaccia hardware per
una porta standard RS-232 o una porta USB di un PC o di una workstation UNIX. Fornisce i dati di configurazione ai dispositivi
Excalibur™, Mercury™, APEX™ II, APEX 20K, ACEX® 1K, FLEX® 10K, FLEX 8000 e FLEX 6000 e i dati di programmazione ai
dispositivi MAX® 9000, MAX 7000S, MAX 3000A, MAX 7000B e MAX 7000A.
544-1775-ND
(PL-USB-BLASTER-RCN) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 240.24
Cavo di programmazione ByteBlaster™
Il cavo ByteBlaster può programmare e configurare dispositivi a 1,8 V, 2,5 V, 3,3 V e 5,0 V. Il cavo fornisce inoltre
il supporto per la programmazione seriale attiva dei dispositivi di configurazione seriale. Questo cavo porta i dati di configurazione dal
PC ai dispositivi Stratix®, Stratix GX, Cyclone®, APEX™, APEX 20K (compresi APEX 20K, APEX 20KE, e APEX 20KC), ACEX® 1K,
Mercury™, Excalibur™, FLEX®10K (compresi FLEX 10KA e FLEX 10KE), FLEX 8000 e FLEX 6000, nonché i dati di programmazione ai
dispositivi MAX® 9000, MAX 7000S, MAX 7000AE, MAX 7000B, MAX 5000A e ai dispositivi di configurazione EPC/EPCS.
544-1289-ND
C
Cavo per porta parallela (PL-BYTEBLASTER2N) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 120.12
Cavo EthernetBlaster™
Il cavo di comunicazione EthernetBlaster si collega a una porta standard di una rete Ethernet con un connettore RJ-45. Questo cavo
comunica con i sistemi client mediante il protocollo TCP/IP e supporta l'indirizzamento IP statico e dinamico. Può essere collegato a
una rete Ethernet 10/100 base-T per comunicare a distanza con i client o interfacciarsi direttamente con una porta standard Ethernet
10/100 base-T usando un cavo incrociato. Poiché le modifiche alla progettazione vengono scaricate direttamente nel dispositivo, la
prototipazione è facile ed è possibile eseguire più iterazioni della progettazione in rapida successione. Sfruttando la potenza di una
rete Ethernet, più utenti possono accedere a distanza ai dispositivi Altera, ottenendo un nuovo livello di produttività in prototipazione
e debug.
Dispositivi supportati: • FPGA serie Stratix® • FPGA serie Cyclone® • MAX® Serie CPLD • APEX™ Serie FPGA • ACEX® FPGA
da 1 k • FPGA Mercury™ • FLEX® Serie FPGA • FPGA Excalibur™ È possibile eseguire la programmazione integrata nel sistema
dei seguenti dispositivi: • Dispositivi di configurazione avanzata, compresi i dispositivi EPC2, EPC4, EPC8 ed EPC16 • Dispositivi di
configurazione seriale, compresi i dispositivi EPCS1, EPCS4, EPCS16, EPCS64 ed EPCS128.
La scheda di sviluppo FPGA GX Arria II, edizione 6G offre una piattaforma hardware per lo sviluppo e la prototipazione di progetti
a bassa potenza, alte prestazioni e a logica intensiva. La scheda offre una vasta gamma di periferiche e interfacce di memoria per
semplificare lo sviluppo dei progetti FPGA GX Arria II.
Caratteristiche della scheda: FPGA GX EP2AGX260FF35 Arria II nel contenitore BGA (FBGA) a passo fine da 1152 pin: • 244.188
LE • 102.600 moduli logici adattativi (ALM) • 11.756 kbit di memoria su stampo • 16 transceiver ad alta velocità • 6 anelli
ad aggancio di fase (PLL) • 736 moltiplicatori 18 x 18 • CPLD EPM2210F256 MAX® II con alimentazione core di 0,9 V nel
contenitore FBGA a 256 pin: • Circuiteria di configurazione FPGA con alimentazione core di 2,5 V: • Controllore sistema CPLD
EPM2210 MAX II e configurazione Flash parallela passiva (FPP) • USB-Blaster™ integrata per l'uso con il programmatore Quartus®
II Porte integrate: • Due porte di espansione HSMC • Una porta gigabit Ethernet Memoria integrata: • Memoria DDR3 a 16 bit
da 128 MByte • DIMM a profilo ridotto DDR da 64 bit da 1 Gbyte (SODIMM) • Memoria ad accesso casuale statica sincrona da
2 Mbyte (SSRAM) • Memoria Flash da 64 Mbyte Circuiteria di temporizzazione integrata: • Cinque oscillatori integrati (oscillatore
a 50 MHz, oscillatore a 100 MHz, oscillatore a 155,52 MHz, oscillatore programmabile con frequenza predefinita di 125 MHz,
oscillatore programmabile con frequenza predefinita di 100 MHz) • Connettori SMA per ingresso clock esterno LVPECL • Connettore
SMA per uscita clock
I/O utente generico: • LED e display (quattro LED utente, display LCD per caratteri a due linee, tre LED di selezione per la
configurazione, un LED configurato, due LED di trasmissione/ricezione interfaccia HSMC (TX/RX), tre LED PCI Express, cinque LED
Ethernet) • Interruttori a pulsante (un interruttore a pulsante di reset della CPU, un interruttore a pulsante di reset della configurazione
del controllore di sistema CPLD EPM2210 Max II, un interruttore a pulsante di caricamento immagine per programmare la FPGA dalla
memoria Flash, un interruttore a pulsante di selezione immagine per caricare dalla memoria Flash, due interruttori a pulsante per uso
generico) • Interruttori DIP (quattro interruttori DIP utente, otto interruttori DIP di controllo MAX II) • Alimentazione (ingresso a
14 V ~ 20 V c.c., alimentazione connettore bordo scheda PCI Express, circuiteria di misurazione potenza integrata) • Caratteristiche
meccaniche (PCI Express a lunghezza massima e altezza standard (8,48" x 4,376"), telaio PCI Express o funzionamento su banco)
544-2696-ND
(DK-DEV-2AGX260N) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2558.77
Kit di sviluppo iniziale di FPGA
Cyclone ® II
Il kit di sviluppo iniziale FPGA a basso costo Cyclone II è l'ideale se si desidera valutare la tecnologia ad alte prestazioni e bassa
potenza Altera da 90 nm. Diversi progetti di riferimento e dimostrazioni, inclusi nel kit, permettono una rapida valutazione
Requisiti alimentazione: il cavo di comunicazione EthernetBlaster richiede una tensione compresa tra 1,5 V e 5,0 V dalla scheda di
destinazione e un'alimentazione di 12 V c.c. (0,875 A) per l'alimentatore in V c.c. EthernetBlaster (viene fornito un trasformatore da
parete a 12 V c.c.)
indipendente dalla realizzazione.
Requisiti software: • Windows NT 4.0 • Windows 2000 • Windows XP • Solaris 2.6 • Solaris 2.7/7 • Solaris 8/9 • Red Hat Linux
versione 7.3 • Red Hat Linux versione 8.0 • Red Hat Enterprise Linux WS 3.0 • HP-UX versione 11.0
• Scheda di sviluppo iniziale Cyclone II: • Dispositivo EP2C20F484C7N Cyclone II Configurazione: • cavo di scaricamento dati
USB-Blaster™ (integrato): • Dispositivo di configurazione seriale EPCS4 Memoria: • SDRAM da 8 Mbyte • SRAM da 512
kB • Memoria Flash da 1 a 4 Mbyte Temporizzazione: • Connettore SMA (ingresso clock esterno) Audio: • Codificatore/
decodificatore (CODEC) a 24 bit Interruttori e indicatori: • Dieci interruttori e quattro pulsanti • Quattro display a 7 segmenti • Dieci
LED rossi e otto LED verdi Connettori: • Porte VGA, RS-232 e PS/2 • Due porte di espansione a 40 pin • Zoccolo SD/MMC
Cavi/Alimentazione: • Cavo USB • Alimentazione esterna (opzionale, ma consigliata quando si utilizza il kit con schede figlie
accessorie addizionali) CD-ROM del kit di sviluppo iniziale FPGA Cyclone II: • Progetti di riferimento e dimostrazioni per la scheda
di sviluppo iniziale di FPGA Cyclone II • Manuale utente • Guida di riferimento • CD-ROM edizione Web di Quartus® II • CD-ROM
edizione Web di Nios II®
544-2646-ND
Programmazione con cavo Ethernet (PL-ETH2-BLASTER). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 360.36
Programma di abbonamento Altera®
Il programma di abbonamento Altera offre le versioni più recenti dei software Quartus® II e MAX+PLUS® II che
hanno una durata di 12 mesi. Con un abbonamento valido, il programma supporta i più recenti dispositivi a logica programmabile,
nuove funzioni software, miglioramento delle prestazioni e documentazione a stampa e in linea aggiornata.
544-1247-ND
544-2591-ND
544-2691-ND
544-2692-ND
544-2693-ND
544-2694-ND
FIXEDPC (SW-QUARTUS-SE-FIX). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
(RENEWAL) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
FIXED PC REPLACEMENT (SWR-QUARTUS-SE-FIX) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
FLOATALL REPLACEMENT (SW-QUARTUS-SE-FLT) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
ADD-FLOATALL REPLACEMENT (SW-QUARTUS-SE-ADD) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
FLOATALL RENEWAL REPLACEMENT (SWR-QUARTUS-SE-FLT) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2398.40
1998.00
1998.00
3200.33
3199.19
1998.00
Software ModelSim® -Altera®
Grazie al software ModelSim® -Altera® è possibile abbreviare i tempi di verifica FPGA durante il flusso di progettazione di FPGA.
Il software ModelSim-Altera supporta la simulazione comportamentale e a livello di gate, inclusi i banchi di prova VHDL o Verilog
per tutti i dispositivi Altera.
544-2590-ND
(SW-MODELSIM-AE) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 756.76
Kit di sviluppo Max® II
Il kit di sviluppo 1270 MAX II di Altera è fornito con ambiente di progettazione completo. Il kit consente agli utenti
di valutare l'insieme di funzionalità MAX II o di iniziare la prototipazione di un progetto prima di ricevere l'hardware personalizzato.
Include tutti i software, i cavi e gli accessori necessari per una semplice e produttiva valutazione del CPLD MAX II.
Il kit include: scheda di sviluppo MAX II: • MAX II EPM1270F256C5 CPLD • MAC USB con strato fisico (PHY) e connettore tipo B
• Connettore PCI su bordo scheda (tolleranza 3,3 V e 5 V) • Modulo LCD • SRAM (128 k x 8 bit) • Dispositivo di misurazione
temperatura con interfaccia periferica seriale (SPI) • Misuratore di potenza integrato • Circuito di rilevazione I/O attivo • Una basetta
di espansione/per prototipi con tolleranza 3,3 V (41 pin di I/O disponibili per l'utente) • Connettori JTAG • Quattro interruttori
a pulsante definiti dall'utente • Software edizione Web per quattro LED definiti dall'utente Quartus® II; cavi e accessori: • Cavo di
scaricamento dati USB-Blaster • Cavo USB tipo A-B (3 ft.) Progetti di riferimento e dimostrazioni per MAX II tra cui: • Progetto di
riferimento USB • Progetto di riferimento PCI • Dimostrazione a bassa potenza • Dimostrazione programmabilità su sistema (ISP)
in tempo reale
544-2380-ND
(DK-MAXII-1270N). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 120.12
Il kit contiene:
544-1736-ND
(DK-CYCII-2C20N) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 159.36
Kit di sviluppo iniziale FPGA
Cyclone ® III
Il kit di avvio iniziale di FPGA Cyclone III, economico e facile da usare, è l'introduzione ideale per gli utenti che prima d'ora non hanno
mai progettato con gli FPGA. Gli FPGA Cyclone III sono la prima famiglia di FPGA a basso costo disponibile sul mercato e offrono i
vantaggi del basso consumo della tecnologia di processo a 65 nm.
Il kit contiene:
Scheda di avvio Cyclone III: • FPGA EP3C25F324 Cyclone III Configurazione: • Circuiteria USB-Blaster™ integrata che
consente lo scaricamento dei file di configurazione degli FPGA attraverso la porta USB dell'utente Dispositivi di alimentazione
e analogici Linear Technology: • Alimentatore a commutazione LTM4603EV-1 • Regolatori in discesa e a commutazione LTC3413,
LT1959 Memoria: • SDRAM DDR da 256 Mbit • SRAM sincrona da 1 Mbyte • Memoria Flash da 16 Mbyte Intel® P30/P33
Temporizzazione: • Oscillatore integrato a 50 MHz Interruttori e indicatori: • Sei pulsanti in totale, 4 controllati dall'utente • Sette
LED in totale, 4 controllati dall'utente Connettori: • Connettore intermedio ad alta velocità • USB tipo B Cavi e alimentazione: • Cavo
USB • Alimentatore esterno • CD-ROM del kit di avvio di FPGA Cyclone III: • Esempi di progetto per la scheda di avvio di FPGA
Cyclone III • Documentazione completa: • Guida utente • Manuale di riferimento • Schema elettrico e layout scheda • Distinta dei
materiali • Informazioni sul prodotto e sui partner
544-2370-ND
(DK-START-3C25N) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 159.36
Kit di sviluppo Cyclone® III,
edizione DSP
Il kit di sviluppo per DSP, edizione Cyclone III, offre ai progettisti un ambiente di sviluppo completo per l'elaborazione dei segnali
Kit di sviluppo di FPGA GX Arria® II
digitali (DSP). Il kit facilita tutte le fasi della progettazione, dall'ideazione alla realizzazione dell'hardware. Il kit di sviluppo per DSP
Il kit di sviluppo di FPGA GX Arria II offre un ambiente di progetto completo a livello di sistema che include sia
l'hardware che il software necessario per iniziare immediatamente a sviluppare FPGA.
lo strumento di sviluppo DSP Builder, il software di sviluppo Quartus® II, il software di valutazione MATLAB/Simulink, moduli base IP
Il kit include: FPGA GX EP2AGX125EF35 Arria II nel contenitore BGA a passo fine da 1152 pin: • 124.100
elementi logici (LE) • 49.640 moduli logici adattativi (ALM) • 8.121 Kb di memoria su chip • 12 transceiver ad
alta velocità • 6 anelli ad aggancio di fase (PLL) • 576 moltiplicatori 18x18 • CPLD II EPM2210F256 Max® con alimentazione core
di 0,9 V nel contenitore BGA a passo fine da 256 pin: • Alimentazione core di 2,5 V Porte integrate: • Una porta di espansione
HSMC • Una porta gigabit Ethernet Memoria integrata: • Dispositivo DDR3 a 16 bit da 128 MB • SODIMM DDR2 a 64 bit da
1 GB • 2-MB SSRAM • Circuiteria di configurazione FPGA Flash da 64 MB: • Configurazione FPP (Fast Passive Parallel,
parallela passiva rapida) tramite un CPLD MAX II • Circuiteria USB-Blaster™ integrata che sfrutta il programmatore Quartus II
• Circuiteria di temporizzazione integrata: • Quattro oscillatori integrati: 100 MHz, oscillatore programmabile, frequenza predefinita
125 MHz, oscillatore programmabile, frequenza predefinita 100 MHz, 155,52 MHz • Connettori SMA per ingresso clock esterno
LVPECL • Connettore SMA per uscita clock Ingresso/Uscita utente generico: • Display a LED: • Quattro LED utente • Display
LCD per caratteri a due linee • Un LED configurato • Un LED di trasmissione/ricezione interfaccia HSMC (Tx/Rx) • Tre LED
PCI Express • Cinque LED Ethernet Pulsanti: • Un reset utente (reset della CPU) • Un reset CPLD MAX II • Un'immagine di
caricamento (per programmare la FPGA dalla memoria Flash) • Una selezione di immagine (per selezionare un'immagine da
caricare dalla memoria Flash) • Due pulsanti generici Interruttori DIP: • Quattro interruttori DIP utente • Otto interruttori DIP
per controllo dispositivo MAX II Alimentazione: • Ingresso 14 V ~ 20 V c.c. • Alimentazione connettore su bordo scheda PCI
Express • Circuiteria di misurazione potenza integrata Caratteristiche meccaniche: • PCI Express a lunghezza massima e altezza
standard (8,48" x 4,376") • Telaio o funzionamento su banco PCI Express Esempi di progettazione su CD-ROM del kit di sviluppo
FPGA GX Arria II: • Portale di aggiornamento scheda dotato di web-server con processore Nios® II e aggiornamento del sistema
da remoto • Sistema di prova scheda • Documentazione completa DVD suite di progettazione completa Altera’: • L'edizione kit di
sviluppo software Quartus II include il supporto per le FPGA GX Arria II: • Licenza d'uso di un anno inclusa • Suite di progettazione
integrata Nios II • La libreria IP MegaCore® include i moduli base IP Controller a elevate prestazioni PCI Express, Triple-Speed
Ethernet, SDI e DDR3: valutazione IP disponibile tramite OpenCore® Plus Adattatori e cavi di alimentazione
544-2600-ND
(DK-DEV-2AGX125N) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1197.20
edizione Cyclone III include la scheda di sviluppo Cyclone III, la scheda intermedia ad alta velocità (HSMC) per la conversione dei dati,
di valutazione, esempi di progetti, alimentatori, cavi e documentazione.
Il kit contiene:
Scheda di sviluppo Cyclone III: • FPGA EP3C120F780 Cyclone III • LCD per grafica 128 x 64 • LCD 2 righe x 16 caratteri • Pulsanti,
interruttori DIP, LED, display a 7 segmenti, altoparlante per cuffia Memoria: • 256 Mbyte di SDRAM DDR2 a due canali con ECC
• 8 Mbyte di SRAM sincrona • Flash a 64 Mbyte Componenti e interfacce: • Ethernet 10/100/1000 (RGMII) • USB 2.0 (tipo B) • Due
connettori a mezzanino ad alta velocità (HSMC) HSMC di conversione dati: • Doppio convertitore A/D, 150 Mcamp/s, 14 bit • Doppio
convertitore D/A, 250 Mcamp/s, 14 bit • In/out/mic audio CD-ROM del kit di sviluppo FPGA Cyclone III: • Esempi di progettazione
per la scheda di sviluppo di FPGA Cyclone III • Documentazione completa: guida all'uso, manuale di riferimento, schema elettrico
e layout di scheda, distinta dei materiali e informazioni sul prodotto e sui partner DVD completo suite di progettazione Altera®
con software di valutazione MATLAB/Simulink: • Il software di progettazione Quartus II comprende Subscription Edition (opzionale,
disponibile per l'acquisto) e Web Edition (gratuita, solo per Windows) • Il software ModelSim®-Altera comprende Altera Edition (opzionale,
disponibile per l'acquisto) e Web Edition (gratuita, solo per Windows) • La libreria IP MegaCore® comprendente il processore Nios II valutazione OpenCore® Plus • Suite di progettazione integrata Nios II, Evaluation Edition (gratuita) • DSP Builder • Video dimostrativi
del software Quartus II e del processore Nios II • I progetti di riferimento e i laboratori includono il progetto di filtraggio del DSP Builder
e progetti di riferimento per il processore Nios II
544-2566-ND
(DK-DSP-3C120N) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1277.28
Spedizione gratuita per ordini di oltre € 65! Tutti i prezzi sono in euro e comprensivi di dazi.
618
(IT2011-IT)
www.digikey.it — Numero verde: 800-786-310 — Tel: +31-53-484-9584 — Fax: +02-4823-1083
Kit di avvio transceiver GX Cyclone® IV
Kit di sviluppo iniziale FPGA Cyclone® III
Il kit di sviluppo di FPGA Cylone III di Altera unisce l'FPGA a bassa potenza e a basso costo con la più alta densità disponibile a un
solido corredo di memorie e interfacce utente. Il kit riduce sensibilmente le fasi di progettazione e verifica dei progetti, siano essi
destinati al settore automobilistico, dei beni di consumo, delle comunicazioni wireless, dell'elaborazione video o ad altre applicazioni
ad alta diffusione nelle quali il costo è importante.
Il kit contiene:
Scheda di sviluppo Cylone III: • FPGA EP3C120F780 Cyclone III • Circuiteria USB-Blaster™ integrata (include un CPLD Altera MAX II)
che consente lo scaricamento dei file di configurazione dell'FPGA attraverso il dispositivo flash o il computer host Memoria:
• 256 Mbyte di SDRAM DDR2 a due canali con ECC • SRAM sincrona da 8 Mbyte • 64 Mbyte di Flash Porte di
comunicazione: • Ethernet 10/100/1000 • USB 2.0 Sincronismo: • Oscillatori integrati a 50 MHz e 125 MHz • Ingressi/Uscite
SMA • Ingressi/uscite per i due HSMC • Svariati pulsanti, interruttori e indicatori Display: • LCD per grafica 128 x 64 • LCD 2 righe
x 16 caratteri Connettori: • Due HSMC • USB tipo B Strumenti di debug: tre schede di debug HSMC (due loopback e una basetta
di debug) Cavi di alimentazione/analogici: • Ingresso 14 V ~ 20 V c.c. • Circuiti di misurazione potenza integrati • 19,8 W per
interfaccia HSMC • Cavo di alimentazione con adattatori spina (USA, GB, UE) Kit di sviluppo FPGA Cyclone III, CD ROM: • Esempi
di progettazione per la scheda di sviluppo di FPGA Cyclone III • La documentazione completa comprende guida all'uso, manuale di
riferimento, schema elettrico e layout di scheda, distinta dei materiali e informazioni sul prodotto e sui partner
DVD Suite di progettazione completa Altera: • Il software di progettazione Quartus II comprende Subscription Edition (opzionale,
disponibile per l'acquisto) e Web Edition (gratuita, solo per Windows) • Il software ModelSim®-Altera comprende Altera Edition
(opzionale, disponibile per l'acquisto) e Web Edition (gratuita, solo per Windows) • La libreria MegaCore® di prodotti con diritti
di proprietà intellettuale - valutazione OpenCore Plus include il processore Nios II® (licenza di valutazione) • Suite di progettazione
integrata Nios II, Evaluation Edition (gratuita) • DSP Builder (opzionale, disponibile per l'acquisto) • Video dimostrativi del software
Quartus II e del processore integrato Nios II
544-2444-ND
(DK-DEV-3C120N) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 796.80
Kit di sviluppo FPGA LS Cyclone® III
Il kit di sviluppo di FPGA Cylone III di Altera unisce l'FPGA a maggiore densità e a bassa potenza disponibile a un solido corredo di
funzionalità implementate a livello di silicio, software e proprietà intellettuale. Questi elementi di sicurezza offrono una protezione passiva e attiva dell'IP da manomissione, reverse-engineering e contraffazione.
Contenuti del kit:
Scheda di sviluppo FPGA LS Cyclone III: • Dispositivo Cyclone III LS EP3CLS200F780C7N • Circuiteria USB-Blaster integrata
(include un CPLD Altera® MAX® IIZ) che consente lo scaricamento dei file di configurazione dell'FPGA attraverso il dispositivo flash
o il computer host Memoria: • Due SDRAM DDR2, 512 Mb • SRAM sincrona da 2 MB da ISSI • 64 Mbyte di Flash dalle porte di
comunicazione Intel : • Ethernet 10/100/1000 Alimentatori e dispositivi analogici Linear Technology: • Regolatori a commutazione
e in discesa LTC3853, LTC3418 e LTC3414 • Convertitore analogico-digitale LTC2418 • Regolatori LDO LT1761 e LT3203 Temporizzazione: • Oscillatori integrati da 25 MHz, 50 MHz e 125 MHz • Ingressi/uscite SMA • Ingressi/uscite per i due connettori HSMC • Svariati
pulsanti, interruttori e indicatori a LED Display: • LCD 2 righe x 16 caratteri Connettori: • Due connettori HMSC • USB tipo B
Strumenti di debug: • Tre schede di debug HSMC (due loopback e una basetta di debug) Cavi e alimentazione/analogico:
• Ethernet • USB • Ingresso 14 V ~ 20 V c.c. • Circuiti di misurazione potenza integrati • 19,8 W per interfaccia HSMC • Cavo
di alimentazione c.a. con adattatori spina (USA, GB, UE)Kit di sviluppo FPGA LS Cyclone III, CD ROM: Esempi di progetto:
• Progetto portale di aggiornamento scheda • Progetto sistema di prova scheda • Controllore sistema CPLD MAX II incluso un progetto
anti-manomissione Documentazione completa: • Lettera per il cliente • Guida di avvio rapido • Guida utente • Manuale di
riferimento • Schema elettrico e layout scheda • Distinta dei materiali • Informazioni sul prodotto e sui partner • File di progetto
software Quartus® II DVD piattaforma di progettazione completa Altera: software di progettazione Quartus II: • Edizione kit di
sviluppo (include un anno di licenza) • Edizione sottoscrizione (opzionale, disponibile per l'acquisto) Software ModelSim®-Altera:
• Edizione Altera (opzionale, disponibile per l'acquisto)Libreria IP MegaCore®—Valutazione OpenCore Plus: • Include il processore
Nios II (licenza di valutazione) • Suite di progettazione integrata Nios II, edizione di valutazione (gratuita) • DSP Builder
(opzionale, disponibile per l'acquisto) • Video dimostrativi del software Quartus II e del processore integrato Nios II
544-2601-ND
(DK-DEV-3CLS200N) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2798.80
Il kit di avvio transceiver GX Cyclone IV GX è dotato dei seguenti elementi: scheda di avvio transceiver GX Cyclone IV: • FPGA
GX EP4CGX15BF14C8N Cyclone IV • Stato configurazione ed elementi di installazione • Controllore sistema EPM2210 CPLD
MAX® II che ammette la configurazione seriale passiva (PS) dalla memoria Flash • USB-Blaster™ integrato per l'uso del
programmatore Quartus II • Basetta JTAG per USB-Blaster esterno • Dispositivo di configurazione seriale EPCS Altera
Temporizzazione: • Sorgenti di clock: 50 MHz, 125 MHz e ingresso clock SMA • Altri oscillatori integrati: 6 MHz, 24 MHz e 25 MHz
Ingresso/Uscita utente generico: • LED • Display LCD per caratteri a due linee • Pulsante Dispositivi di memoria: • 16 MB di
Flash • SRAM sincrona da 2 MB Componente e interfacce: • Connettore su bordo PCI Express • PHY Ethernet 10/100/1000BASE-T
con connettore RJ-45 o un transceiver verso i connettori SMA (richiede una modifica secondaria alla scheda) • Circuiti di
misurazione potenza integrati Potenza: • Ingresso c.c. laptop • Connettore su bordo PCI Express • Soluzione di gestione energetica
Linear Technology: • Regolatori di potenza: LT3027 e LT3023 • Regolatore a commutazione in discesa: LT3510 • ADC: LTC2418
544-2569-ND
(DK-START-4CGX15N) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 316.32
Kit di sviluppo per FPGA Stratix® III
Il kit di sviluppo di FPGA Stratix III offre un ambiente completo per lo sviluppo e il collaudo di progetti che
richiedono dispositivi a elevate prestazioni e ad alta densità. Gli FPGA Altera Stratix III combinano le prestazioni e la densità
più alte del mondo con il minimo consumo di potenza. Gli FPGA Stratix III offrono le capacità di prestazioni superiori e l'alta
integrazione necessarie per le stazioni base, l'infrastruttura di rete e le apparecchiature avanzate di imaging di prossima generazione.
Il kit include: FPGA ad alte prestazioni Stratix III EP3SL150F1152: • Elementi logici equivalenti 142.500 (LE) • 744 pin
I/O utente • 384 moltiplicatori 18 x 18 Temporizzazione: • Oscillatore a 125,000 MHz • Oscillatore a 50,000 MHz • Ingresso
SMA • Uscita SMA Configurazione: • MAX®Circuito di configurazione seriale passiva Flash II • MAX II EPM2210GF256C3N
CPLD • 2.210 LE • 272 pin I/O utente • 8 kbyte di memoria Flash utente • USB-Blaster™ su scheda mediante programmazione
software di sviluppo Quartus® • Porta di download JTAG Ingresso/Uscita utente generico: • Visualizzazione consumo di
potenza • Visualizza ogni impianto di alimentazione singolarmente • Pulsante di azzeramento del sistema • Interruttore DIP
specifico per la scheda • Interruttore DIP di bypass JTAG • Pulsante di azzeramento utente • Pulsanti utente (x 4) • Interruttore
DIP utente (x 8) • LED utente (x 8) • Quadruplo display a 7 segmenti per l'utente • Display grafico a 128 x 64 pixel punti • LCD
(16 caratteri x 2 linee) Dispositivi di memorizzazione: • DIMM SDRAM DDR2 da 128 Mbyte • Dispositivi SDRAM DDR2 da 16 Mbyte
(indirizzabile singolarmente) • Dispositivo SRAM QDRII da 36 Mbit • PSRAM da 4 Mbyte • Memoria Flash a 64 Mbyte Componenti
e interfacce: • USB 2.0 • Ethernet 10/100/1.000 • Due interfacce HSMC Alimentatori: • μModule c.c./c.c. da 12 A • Regolatore
lineare VLDO, bassa tensione di ingresso, 1,5 A • Regolatori LDO di micropotenza, basso rumore, 100 mA su SOT-23 • Regolatore
a commutazione in discesa 4,5 A, 500 kHz • Convertitori c.c./c.c. invertenti da 1,2 MHz/2,2 MHz su ThinSOT • Convertitore A/D deltasigma senza latenza μPower a 24 bit a 1 o 2 canali su MSOP-10 • Kit di sviluppo Quartus II edizione software, incluso un anno di
licenza • Cavo e accessori: • Alimentatore esterno in c.a. • Cavo di alimentazione (inclusi quelli per UK ed Europa)
544-2568-ND
(DK-DEV-3SL150N) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1998.00
Kit di sviluppo DSP Stratix® III
Il kit di sviluppo per DSP, edizione Stratix III, offre un ambiente di sviluppo completo per l'elaborazione dei
segnali digitali (DSP). Il kit facilita tutte le fasi della progettazione, dall'ideazione alla realizzazione dell'hardware.
Il kit include: scheda di sviluppo Stratix III: • FPGA ad alte prestazioni Stratix III EP3SL150F1152: • SDRAM
DDR2 e SRAM QDR II • PSRAM e memoria Flash • USB 2.0 MAC/PHY • Display LCD grafico e per
caratteri • Cavo di scaricamento dati USB-BlasterTM integrato HSMC di conversione dati: • Due convertitori analogico-digitale
(A/D) a 14 bit e 150 milioni di campioni al secondo (Mcamp/s) • Due convertitori digitale-analogico (D/A) a 14 bit, 250 Mcamp/s
• In/out/mic audio Regolatori di potenza e convertitori di dati: • LTM4601EV: μModule c.c./c.c. da 12 A • LTC3026EDD: regolatore
lineare VLDO, bassa tensione di ingresso, 1,5 A • LT1761ES5-SD: regolatori LDO di micropotenza, basso rumore, 100 mA su
SOT-23 • LT1374CFE: regolatore a commutazione in discesa 4,5 A, 500 kHz • LT1931AES5: convertitori c.c./c.c. invertenti da
1,2/2,2 MHz su ThinSOT • LTC2402CMS: convertitore A/D delta-sigma senza latenza μPower a 24 bit a 1 o 2 canali su MSOP-10
Kit di sviluppo FPGA Stratix III, CD-ROM: • Esempi di progettazione per la scheda di sviluppo di FPGA Stratix III • Documentazione
completa (guida all'uso, manuale di riferimento, schema elettrico e layout di scheda, distinta dei materiali e informazioni sul prodotto
e sui partner) DVD completo suite di progettazione Altera • Kit di sviluppo Quartus II edizione software di progettazione • Software
ModelSim® -Altera • Libreria IP Altera MegaCore® (simulazione e valutazione hardware) • Suite di progettazione integrata Nios®
II, versione di valutazione (gratuita) • DSP Builder • Video dimostrativi del software Quartus II e del processore Nios II • Progetti
di riferimento e i laboratori (progetto di filtraggio del DSP Builder e progetti di riferimento per il processore Nios II) • Software di
valutazione 30 giorni MATLAB/Simulink
Kit di sviluppo di FPGA Cyclone® III
Embedded Systems
544-2604-ND
Il kit di sviluppo per sistemi integrati, edizione per FPGA Cyclone III, è una piattaforma di sviluppo completa per la prototipazione
di sistemi integrati sulla famiglia di FPGA Altera a basso costo e bassa potenza.
Il kit di sviluppo di FPGA GX Stratix IV offre un ambiente di progetto completo a livello di sistema che include sia
l'hardware che il software necessario per iniziare immediatamente a sviluppare FPGA. Con questa scheda conforme
a PCI-SIG e un anno gratuito di licenza per il software di progettazione Quartus® II, è possibile: • Sviluppare
e collaudare progetti endpoint e rootpoint PCI Express 2.0 (fino a 8 corsie) • Sviluppare e collaudare sottosistemi
di memoria formati da memorie DDR3 e/o QDRII+ • Creare progetti in grado di migrare ASIC HardCopy® IV a basso costo Altera
• Aggiungere altre interfacce di protocollo GX supportate Stratix IV quali 10-Gigabit Ethernet, CPRI, OBSAI, SAS/SATA, Serial RapidIO®
e molte altre, sfruttando la capacità modulare di questa scheda mediante i connettori a mezzanino ad alta velocità (HSMC) e le oltre
20 schede diverse HSMC rese disponibili dai partner di Altera. Il kit include: scheda di sviluppo FPGA GX Stratix IV: • FPGA GX
EP4SGX230KF40C2N Stratix IV Stato configurazione ed elementi di installazione: • Configurazione FPP (Fast Passive Parallel, parallela passiva rapida) tramite un CPLD MAX® II EPM2210 e una memoria flash • Cavo di scaricamento dati USB-Blaster™ su scheda
che utilizza il programmatore Quartus II Temporizzazione: • Oscillatori clock integrati: 50 MHz, 100 MHz, 125 MHz, 148,5 MHz,
155,52 MHz e 156,25 MHz • Connettori SMA per ingresso clock esterno • Connettori SMA per uscita clock Ingresso/Uscita utente
generico: • LED • Display LCD • Pulsante e interruttori DIP Dispositivi di memoria: • SDRAM DDR3 da 512 MByte con bus dati da
64 bit • SDRAM DDR3 da 128 MByte con bus dati da 16 bit • Due SRAM QDRII+ da 4 MByte con bus dati da 18 bit • Flash sinc. da 64
Mbyte e SSRAM da 2 MByte Componente e interfacce: • Connettore su bordo scheda PCI Express x8 • 10/100/1000BASE-T Ethernet
PHY con connettore RJ-45 • Due connettori HSMC • Uscita video HDMI • Ingresso e uscita video SDI 3G • Circuiti di misurazione
potenza • Circuiteria di misurazione temperatura: Alimentazione: • Ingresso c.c. laptop • Alimentazione connettore su bordo scheda
PCI Express • Circuiteria di misurazione potenza Altri elementi: • Formato scheda a metà lunghezza e altezza massima PCI Express
(6,6" x 4,376") CD-ROM kit di sviluppo FPGA GX Stratix: esempi di progettazione: • Portale di aggiornamento scheda dotato di server
Web con processore Nios®II e aggiornamento remoto di sistema • Sistema di prova scheda • Documentazione completa DVD suite
di progettazione completa Altera: • L'edizione kit di sviluppo software Quartus II include il supporto per le FPGA Stratix IV e le ASIC
HardCopy IV: • Licenza d'uso di un anno inclusa • Suite di progettazione integrata Nios II • La libreria MegaCore® di prodotti con
diritti di proprietà intellettuale include i moduli base IP MegaCore a elevate prestazioni PCI Express, Triple-Speed Ethernet, SDI
e DDR3: • Valutazione di prodotti con diritti di proprietà intellettuale disponibile grazie a OpenCore Plus • Schede HSMC di loopback
e debug • Adattatore e cavi di alimentazione
Il kit contiene:
Scheda di sviluppo Cyclone III: • EP3C120F780 FPGA • Circuiteria USB-Blaster™ integrata (include un CPLD Altera MAX® II)
che consente lo scaricamento dei file di configurazione dell'FPGA attraverso il dispositivo flash o il computer host Memoria:
• 256 Mbyte di SDRAM DDR2 a due canali con ECC • 8 Mbyte di pseudo-SRAM • 64 Mbyte di Flash Porte di comunicazione: • Ethernet
10/100/1000 • USB 2.0 Alimentatori e dispositivi analogici Linear Technology: • Alimentatore a commutazione LTM4601 • Regolatori in discesa e a commutazione LT1931, LT3481 e LTC3418 • Convertitore analogico-digitale LTC1865 • Regolatori LDO LT1963
e LT1761 Sincronismo: • Oscillatori integrati a 50 MHz e 125 MHz • Ingressi/uscite SMA • Ingressi/uscite per i due HSMC • Svariati
pulsanti, interruttori e indicatori Display: • LCD per grafica 128 x 64 • LCD 2 righe x 16 caratteri Connettori: • Due HSMC • USB
tipo B Strumenti di debug: • Tre schede di debug HSMC (due loopback e una basetta di debug) Cavi e alimentazione/analogico:
• Ingresso 14 V ~ 20 V c.c. • Circuiti di misurazione potenza integrati • 19,8 W per interfaccia HSMC • Cavo di alimentazione con
adattatori spina (USA, UK, UE)
544-2589-ND
(DK-EMB-3C120N) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1277.28
Kit di valutazione integrato Nios® II,
edizione Cyclone® III
Il kit di valutazione integrato Nios II, edizione Cyclone III è una economica piattaforma di valutazione di prima categoria per
sviluppatori interni. Gli sviluppatori di software, specialmente quelli nuovi alla progettazione di FPGA, possono installare e valutare
gratuitamente la Suite di progettazione integrata (EDS) di Nios II, una completa suite di sviluppo software per applicazioni integrate.
Le esercitazioni e gli esempi del software sono forniti con applicazioni complete illustranti il codice sorgente come Picture Viewer,
Web Server, accelerazione e grafici C-to-Hardware (C2H).
Il kit contiene:
Scheda di avvio Cyclone III: • FPGA EP3C25F324 Cyclone III • Configurazione: circuiteria USB-Blaster™ integrata (comprendente
un CPLD Altera EPM3128A CPLD) che consente lo scaricamento dei file di configurazione degli FPGA attraverso la porta USB
dell'utente Dispositivi di alimentazione e analogici Linear Technology: • Alimentatore a commutazione LTM4603EV-1 • Regolatori
in discesa e a commutazione LTC3413, LT1959 Memoria: • SDRAM DDR da 32 Mbyte • SRAM sincrona da 1 Mbyte • Flash
P30/P33 Intel da 16 Mbyte Temporizzazione: oscillatore integrato a 50 MHz • Interruttori e indicatori: • Sei pulsanti in totale,
quattro controllati dall'utente • Totale di sette LED, quattro controllati dall'utente Scheda figlia LCD: • Display touch-screen LCD
a colori: risoluzione 800 x 480 • CODEC audio qualità CD a 24 bit con spinotti di ingr./usc. linea e ingr. microfono • Controllo di
accesso a livello fisico/MAC per Ethernet 10/100 (PHY/MAC) Connettori: • Uscita VGA • Ingr. TV composito • Ingr./usc. audio
e ingr. microfono • Scheda Secure Digital (SD) • Connettore seriale (porta DB9 RS-232) • PS/2 • Connettore Ethernet (RJ-45)
CD-ROM kit di valutazione NIOS II: • Esempi di applicazioni: • Selezione applicazioni • Visualizzatore immagini • Accelerazione di
Mandelbrot con il compilatore Nios C2H • Configurazione server Web/FPGA remota Guide per l'hardware: • Creare un progetto di
FPGA in un'ora • Creare un sistema software con processore a 32 bit su una FPGA Guide per il software: La mia prima applicazione
software Documentazione completa: • Guida di avvio rapido • Guida utente • Manuale di riferimento • Schema elettrico e layout di
scheda, distinta dei materiali • Informazioni sul prodotto e sui partner Cavi e accessori: • Scheda SD da 128 Mbyte e adattatore per
scheda USB-SD • Cavo USB • Alimentazione 9 V • Cavi di alimentazione internazionali • Cavo Ethernet (RJ-45) (7 ft.) • Adattatore
distorsione Ethernet DVD suite di progettazione completa Altera (gratuito): • Quartus® II edizione Web (software di progettazione
FPGA) • ModelSim® Altera Web Edition (software di simulazione FPGA di ModelSim) • Suite di progettazione integrata Nios II
(software microprocessore a 32 bit) • Valutazione del sistema operativo in tempo reale MicroC/OS-II • Valutazione compilatore di
accelerazione C-hardware Nios II • Valutazione stack di rete TCP/IP NicheStack - Edizione Nios II • Libreria MegaCore® di prodotti
con diritti di proprietà intellettuale (libreria di moduli base IP)
544-2411-ND
(DK-N2EVAL-3C25N) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 359.56
(DK-DSP-3SL150N) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2133.71
Kit di sviluppo per FPGA GX Stratix® IV
544-2594-ND
(DK-DEV-4SGX230N) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3599.60
Kit di sviluppo video Stratix® IV,
edizione GX
Il kit di sviluppo audio video edizione Stratix IV GX offre ai progettisti un ambiente di sviluppo completo per elaborazione di immagini
e video. Il kit facilita tutte le fasi della progettazione, dall'ideazione alla realizzazione dell'hardware.
Il kit include: scheda di sviluppo FPGA GX Stratix IV con dispositivo EP4SGX230KF40C2N, interfaccia digitale seriale (SDI)
del transceiver con scheda mezzanino ad alta velocità (HSMC), interfacce video/audio: • Uscita video HDMI sulla scheda host
FPGA • Un ingresso e un'uscita video 3G-SDI sulla scheda host FPGA • Due ulteriori ingressi e uscite SDI per l'SDI a tripla velocità che
supporta 3G e l'alta definizione (HD), nonché la definizione standard (SD), predefinita sulle HSMC. • Due ingressi e uscite AES sulla
HSMC Dispositivi di memoria: • SDRAM DDR3 da 512 MByte con bus dati da 64 bit • SDRAM DDR3 da 128 MByte con bus dati
da 16 bit • Due SRAM QDR II+ da 4 MByte con bus dati da 18 bit • Flash sinc. da 64 MByte e memoria esterna SSRAM da 2 MByte
HSMC di loopback e debug HSMCs, CD-ROM kit di sciluppo FPGA GX Stratix IV: • Documentazione completa scheda, inclusi i file di
progettazione della scheda, il manuale di riferimento e la guida per l'utente • Esempi di progettazioni: portale di aggiornamento della
scheda e sistema di prova della scheda DVD suita di progettazione completa Altera: • Edizione kit di sviluppo per il software Quartus
II (1 anno di licenza) • Suite di progettazione integrata Nios® II • Accesso OpenCore Plus alla libreria IP MegaCore® IP, inclusa la suite
di elaborazione video e immagini Altera per le informazioni base sulla proprietà intellettuale (IP) • Progetto di riferimento SDI Cavi USB
ed Ethernet, alimentatore adattatore c.a., file di progettazione scheda: • Schemi • Layout (formato Allegro)
544-2602-ND
(DK-VIDEO-4SGX230N). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3999.91
Spedizione gratuita per ordini di oltre € 65! Tutti i prezzi sono in euro e comprensivi di dazi.
www.digikey.it — Numero verde: 800-786-310 — Tel: +31-53-484-9584 — Fax: +02-4823-1083
(IT2011-IT)
619
C
Cavo USB-Blaster™
Kit di sviluppo per l'integrità del
segnale, edizione GX Stratix® IV
C
Il cavo di scaricamento dati USB-Blaster si interfaccia alla porta standard USB di un PC. Il cavo è un'interfaccia hardware per
una porta standard RS-232 o una porta USB di un PC o di una workstation UNIX. Fornisce i dati di configurazione ai dispositivi
Excalibur™, Mercury™, APEX™ II, APEX 20K, ACEX® 1K, FLEX® 10K, FLEX 8000 e FLEX 6000 e i dati di programmazione ai
dispositivi MAX® 9000, MAX 7000S, MAX 3000A, MAX 7000B e MAX 7000A.
Il kit di sviluppo per l'integrità del segnale nei transceiver Altera, l'edizione GX Stratix IV, permette un'accurata valutazione
dell'interoperabilità di un transceiver e dell'integrità del segnale di un serializzatore/deserializzatore (SERDES) che consente
di: • Valutare le prestazioni del transceiver da 600 Mb/s a 8,5 Gb/s; • Generare e controllare sequenze pseudocasuali di bit (PRBS)
tramite un'interfaccia grafica utente di facile utilizzo (non richiede il software Quartus® II); • Modificare dinamicamente le impostazioni
di tensione differenziale di uscita (VOD), pre-enfasi ed equalizzazione per ottimizzare le prestazioni del transceiver sul canale; • Eseguire
l'analisi del jitter; • Verificare la conformità dell'accessorio del supporto fisico (PMA) con gli standard PCI Express (Gen1 e Gen2), Serial
RapidIO®, Gigabit Ethernet, 10 Gigabit Ethernet XAUI, CEI-6G, Fibre Channel 1G/4G/8G, HD-SDI e altri tra gli standard principali.
Il kit include: scheda di sviluppo GX Stratix IV: • EP4SGX230KF40C2N Stato configurazione ed elementi di installazione:
• Configurazione FPP • Cavo di scaricamento dati USB-Blaster™ integrato Temporizzazioni: • Oscillatori clock integrati: 50 MHz,
100 MHz, 156,25 MHz, 312,5 MHz e 425,0 MHz • Connettori SMA per fornire un clock differenziale esterno a un clock di riferimento
del transceiver • Connettori SMA per fornire un clock differenziale esterno a un tessuto FPGA • Connettori SMA per la trasmissione di
un clock differenziale dal pin di uscita PLL dell'FPGA Ingresso/Uscita utente generico: • Interruttori DOP e a pulsante • LED • LCD
Dispositivi di memoria: • Memoria flash sinc. da 64 MByte (principalmente per memorizzare le configurazioni FPGA) Componenti
e interfaccia: • Otto canali del transceiver full-duplex indirizzati verso i connettori SMA • Un canale micro-strip con lunghezza della
scheda di traccia minima • Sei canali della stripline dallo stesso blocco transceiver, tutte le lunghezze di traccia corrispondono tra
i canali: • Quattro canali con funzionalità completa PMA+PCS fino a 8,5 Gb/s • Due canali CMU con funzionalità PMA fino a 6,375 Gb/s
• Un canale lungo con lunghezza traccia di circa 33'' in trasmissione e lunghezza traccia di circa 7" in ricezione, per simulare la degradazione
associata ai backplane o alle tracce lunghe • Circuiti di misurazione della potenza sui dispositivi correlati ai transceiver • La tensione
di tutte (e solo) queste guide è erogabile attraverso gli spinotti a banana Circuiteria di misurazione della temperatura: • Temperatura
dello stampo • Temperatura ambiente • Spinotto RJ-45 e PHY 10/100/1000Base-T Ethernet Interfaccia grafica utente applicazione:
• Indipendente dalla piattaforma • Interfacce verso il PC tramite JTAG • Blaster integrato Controllabile dall'utente: • Impostazioni
VOD e pre-enfasi • Impostazioni equalizzatore • Modello di prova Indicatore di stato: • Numero di errori • BER • Segnale di blocco
Nota: la licenza software Quartus II non è inclusa e non è necessaria per il kit di valutazione
544-2592-ND
(DK-SI-4SGX230N) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2398.40
Kit di sviluppo per l'integrità del segnale
nei transceiver, edizione GT Stratix® IV
Il kit di sviluppo per l'integrità del segnale nei transceiver Altera, l'edizione GT Stratix IV, permette un'accurata valutazione
dell'interoperabilità di un transceiver e dell'integrità del segnale di un serializzatore/deserializzatore (SERDES) che consente
di: • valutare le prestazioni del transceiver fino a 11,3 Gb/s; • generare e controllare sequenze pseudocasuali di bit (PRBS) tramite
un'interfaccia grafica utente di facile utilizzo (non richiede il software Quartus® II); • modificare dinamicamente le impostazioni di
tensione differenziale di uscita (Vod), pre-enfasi ed equalizzazione per ottimizzare le prestazioni del transceiver sul canale; • eseguire
l'analisi del jitter; • verificare la conformità del PMA (physical medium attachment, supporto fisico intermedio) a 40G/100G
Ethernet, Interlaken, CEI-6G/11G, PCI Express (Gen1, Gen2 e Gen3), Serial RapidIO® e agli altri standard principali; • convalidare
l'interoperabilità tra i moduli ottici (i moduli ottici richiedono un ingresso SMA per provare l'interoperabilità con il kit di sviluppo per
l'integrità del segnale nei transceiver, Stratix IV edizione GT), come SFP, SFP+ e QSFP.
Il kit include: scheda di sviluppo GT Stratix IV con dispositivo EP4S100G2F40I1N: • Stato configurazione ed elementi di configurazione
(configurazione FPP (Fast passive parallel, parallelo passivo veloce), cavo di scaricamento USB-BlasterTM) Clock: • Oscillatori
di clock integrati: 50 MHz, 100 MHz, 644,53 MHz e 706,25 MHz • Connettori SMA per fornire un clock differenziale esterno a un
clock di riferimento del transceiver Ingresso/Uscita utente generico: • Interruttori DOP e a pulsante • LED • LCD Dispositivi di
memoria: • Memoria flash sinc. da 64 MByte (principalmente per memorizzare le configurazioni FPGA) Componenti e interfaccia:
• Sei canali del transceiver full-duplex indirizzati verso i connettori SMA (tutti i canali supportano una velocità dati fino a 11,3 Gb/s)
• Sei canali del transceiver full-duplex indirizzati verso un connettore Airmax FCI • Circuiti di misurazione della potenza sui dispositivi
correlati ai transceiver • La tensione di tutti (e solo) questi impianti può essere erogata mediante spinotti a banana • Circuiteria
di misurazione della temperatura (temperatura dello stampo, temperatura ambiente) • Spinotto RJ-45 e PHY 10/100/1000Base-T
Ethernet Capacità unità backplane a 6,5 Gb/s: • Connessione diretta al kit di sviluppo per l'integrità del segnale nei transceiver
verso il backplane FCI (non in dotazione) attraverso la basetta FCI • Si abbina a un secondo kit di sviluppo per l'integrità del segnale
o a una scheda figlia FCI (non in dotazione) per una completa analisi di canale del backplane end-to-end Interfaccia grafica utente
applicazione: • Indipendente dalla piattaforma • Interfacce verso il PC tramite JTAG • Blaster integrato • Controllabile dall'utente
(impostazioni VOD e pre-enfasi, impostazioni equalizzatore, modello di prova) • Indicatore di stato (numero di errori, frequenza errori
di bit (BER), segnale di blocco) • EyeQ ricostruisce la larghezza dell'occhiello monitorando la qualità del segnale dopo l'equalizzazione
(fino a 6 Gb/s) La licenza software Quartus II non è inclusa né richiesta per la valutazione del kit
544-2603-ND
(DK-SI-4S100G2N) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6402.38
Kit di sviluppo per FPGA E Stratix IV
®
Il kit di sviluppo di FPGA E Stratix IV Altera offre un ambiente di progetto completo a livello di sistema che include sia l'hardware che
il software necessario per iniziare immediatamente a sviluppare FPGA. Questa scheda, combinata a un anno di licenza gratuito per il
software Quartus II, offre ogni elemento necessario per iniziare la prototipazione di una vasta gamma di progetti attuali. Il kit di sviluppo
serve per®: • Sviluppare e collaudare sottosistemi di memoria formati da interfacce di memoria DIMM DDR3, QDRII+ e RLDRAM II;
• Prototipare progetti e velocizzare il ciclo di verifica e immissione sul mercato; • Creare progetti in grado di migrare ASIC HardCopy®
IV E a basso costo Altera; • Migrare progetti senza problemi dagli FPGA F1152 Stratix III Altera • Sfruttare il design modulare e scalabile di questo kit di sviluppo utilizzando i connettori per scheda a mezzanino e ad alta velocità (HSMC) per interfacciarsi su uno degli
oltre 20 HSMC diversi forniti dai partner di Altera.
Il kit include: scheda di sviluppo FPGA E Stratix IV con dispositivo FPGA EP4SE530H35C2NES E IV, configurazione, stato ed
elementi di installazione: • Configurazione FPP (Fast Passive Parallel, parallela passiva rapida) tramite un CPLD MAX® II EPM2210 e
una memoria flash • Cavo di scaricamento dati USB-BlasterTM su scheda che utilizza il programmatore Quartus II Temporizzazione:
• Oscillatori clock integrati: 50 MHz, 66 Hz, 100 MHz e 125 MHz • Connettori SMA per ingresso clock esterno • Connettore SMA per
uscita clock Ingresso/Uscita utente generico: • LED • Pulsante e interruttori • DIP • LCD grafici • LCD per caratteri • Quadruplo
display a sette segmenti Dispositivi di memoria: • DIMM SDRAM DDR3 da 2 GByte con bus dati da 72 bit • Dispositivo SRAM QDR II+
da 72 Mbit con bus dati da 18 bit • Dispositivo da 576 Mbit con bus dati da 36 bit • SSRAM da 18 Mbit con bus dati da 36 bit • Flash da
512 Mbit con data bus da 16 bit Componenti e interfacce: • Due connettori HSMC • 10/100/1000BASE-T Ethernet PHY con connettore
RJ-45 • Circuiti di misurazione temperatura • Circuiteria di misurazione potenza Altri elementi: • Scheda 8,25" x 7" • Progetto da
banco CD-ROM kit di sviluppo FPGA E Stratix IV : • Esempi di progettazione (portale di aggiornamento scheda dotato di server Web
con processore Nios®II e aggiornamento remoto di sistema, sistema di collaudo scheda) • Documentazione completa DVD suite di
progettazione completa Altera: • Edizione kit di sviluppo software Quartus II per FPGA Stratix IV e ASIC HardCopy IV (1 anno di licenza
inclusa) • Suite di progettazione integrata Nios II • La libreria IP MegaCore® include i moduli base di proprietà intellettuale MegaCore
Triple-Speed Ethernet, DDR3, RLDRAM II e QDR II+ HSMC di loopback e debug, adattatore di alimentazione e cavi
544-2605-ND
(DK-DEV-4SE530N). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6001.92
Scheda figlia di ingresso video
La scheda figlia di ingresso video Altera permette di interfacciare segnali video composito con una scheda
di sviluppo di FPGA Altera o di terzi dotata di connettore di espansione standard. È ideale per sviluppare applicazioni con soluzioni
di elaborazione di immagini e video che prevedono l'elaborazione delle immagini. La scheda figlia fa parte del kit di sviluppo video,
edizione Cyclone II, e può essere acquistata a parte.
P0302-ND
Cavo di scaricamento dati USB Blaster . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 60.06
Schede AD/DA ad alta velocità
Caratteristiche: • Doppi canali AD con risoluzione a 14 bit e velocità dati fino a 65 Mcamp/s • Doppi canali DA con risoluzione a
14 bit e velocità dati fino a 125 Mcamp/s • Doppie interfacce con HSMC e GPIO, completamente compatibili con il kit di avvio
Cyclone III e rispettivamente DE0/DE1/DE2/DE3 ecc. • I generatori di clock includono un oscillatore a 100 MHz, SMA per ciascun
AD e DA e PLL da HSMC o dall'interfaccia GPIO • Dimensioni: 90,3 mm x 78,2 mm
P0003_GPIO-ND
(P0003_GPIO) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 175.38
P0003_HSMC-ND
(P0003_HSMC) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 175.38
Scheda di formazione e sviluppo DE0
Caratteristiche tecniche: • Dispositivo FPGA 3C16 Cyclone® II Altera • Dispositivo di configurazione seriale
Altera – EPCS4 • USB-Blaster (integrato) per programmazione e comando API utente; supportate entrambe le modalità
di programmazione JTAG e Active Serial • (AS) • SDRAM da 8 Mbyte • Memoria flash da 4 Mbyte • Zoccolo per scheda
SD • 3 interruttori a pulsante • 10 interruttori a ginocchiera • 10 LED verdi utente • Oscillatore a 50 MHz per generatori di
clock • D/A VGA (rete di resistori a 4 bit) connettore di uscita VGA • Transceiver RS-232 • Connettore PS/2 per mouse/tastiera
• Due basette di espansione a 40 pin Include: • Scheda DE0 • Cavo USB per la programmazione e il controllo della FPGA
• CD del sistema DE0 contenente: • Software Quartus® II Altera edizione Web e suite di progettazione integrata Nios® II edizione
di valutazione • Documentazione DE0 e materiali di riferimento, includendo manuale utente, utility del pannello di controllo, progetti
di riferimento e dimostrazioni, datasheet del dispositivo, istruzioni e una serie di esercizi di laboratorio • Coperchio di plastica
trasparente per la scheda • Alimentazione da parete da 7,5 c.c.
P0037-ND
(P0037) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 95.30
Scheda di formazione e sviluppo DE1
Caratteristiche tecniche: FPGA: • Dispositivo di configurazione seriale EPCS4 e FPGA EP2C20F484C7 Cyclone II
Dispositivi I/O: • USB Blaster integrato per configurazione porta RS-232 dell'FPGA • Rete di resistori D/A
VGA (4096 colori) • Porta PS/2 per mouse o tastiera • Ingr./usc. linea, ingr. microfono (CODEC audio
24 bit) • Basette di espansione (76 pin segnale) Memoria: • SDRAM 8 MB, SRAM 512 kB, Flash 4 MB • Slot scheda di memoria
SD Interruttori, LED, display e clock: • 10 interruttori a ginocchiera • 4 interruttori a pulsante antirimbalzo • 10 LED rossi,
8 LED verdi • Quattro display a 7 segmenti • Oscillatori a 27 MHz e 50 MHz, ingresso clock esterno SMA
P0528-ND
(P0528) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 125.13
Scheda di formazione e sviluppo DE2
Caratteristiche tecniche: FPGA: • Dispositivo di configurazione seriale EPCS16 e FPGA EP2C35F672C6
Cyclone II Dispositivi I/O: • USB Blaster integrato per configurazione FPGA • Porta a infrarossi RS-232,
Ethernet 10/100 • Uscita video (D/A 10 bit VGA) • Ingresso video (NTSC/PAL/Multiformato) • USB
2.0 (tipo A e tipo B) • Porta PS/2 per mouse o tastiera • Ingr./usc. linea, ingr. microfono (CODEC audio 24 bit) • Basette
di espansione (76 pin segnale) Memoria: • SDRAM 8 MB, SRAM 512 kB, Flash 4 MB • Slot scheda di memoria SD
Interruttori, LED, display e clock: • 18 interruttori a ginocchiera • 4 interruttori a pulsante antirimbalzo • 18 LED rossi,
9 LED verdi • Otto display a 7 segmenti • Display LCD 16 x 2 • Oscillatori a 27 MHz e 50 MHz, ingresso clock SMA esterno
Nota: prezzi speciali per università; chiamare Digi-Key per il prezzo.
P0301-ND
(P0301) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 373.45
Scheda di formazione e sviluppo DE2-70
Include: • Dispositivo FPGA 2C70 Cyclone® II Altera • Dispositivo configurazioni seriali Altera EPCS16
• USB-Blaster (integrato) per programmazione e comando API utente; supportate entrambe le modalità
di programmazione JTAG e Active Serial (AS) • SSRAM da 2 Mbyte • Due SDRAM da 32 Mbyte
• Memoria flash da 8 Mbyte • Zoccolo per scheda SD • 4 interruttori a pulsante • 18 interruttori a ginocchiera
• 18 LED rossi utente • 9 LED verdi utente • Oscillatore a 50 MHz e oscillatore a 28,63 MHz per generatori di clock • CODEC
audio qualità CD a 24 bit con spinotti di ingr./usc. linea e ingr. microfono • Convertitore D/A VGA (tripli D/A ad alta velocità
a 10 bit) con connettore usc. VGA • 2 decodificatori TV (NTSC/PAL/SECAM) e connettore ingr. TV • Controllore Ethernet 10/100
con connettore • Controllore host/slave USB con connettori USB tipo A e B • Transceiver RS-232 e connettore a 9 pin • Connettore
PS/2 per mouse/tastiera • Transceiver IrDA • 1 connettore SMA • Due basette di espansione a 40 pin con protezione per il diodo
Nota: prezzi speciali per università; chiamare Digi-Key per il prezzo.
P0304-ND
(P0304) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 426.03
MAX® II Microcontenitore
Il pacchetto micro MAX II contiene tutti i componenti necessari per utilizzare una scheda micro MAX II con un computer dotato
di software Microsoft Windows.
P0305-ND
(P0305) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 55.26
Kit di sviluppo e sensori digitali
P0307-ND: il kit di sviluppo di pannello tattile LCD ad altissima risoluzione da 4,3" fornisce agli utenti un pannello tattile
LCD 800 x 480 di alta qualità a colore reale corredato da progetti di riferimento con codice sorgente per consentire agli utenti
lo sviluppo di applicazioni che utilizzano un pannello tattile sulle schede Altera DE2-70/DE2/DE1 e sui kit di avvio Altera Cyclone
II/Cyclone III.
P0001-ND: Il kit di sviluppo fotocamera digitale da 5 megapixel TRDB_D5M offre tutto il necessario per produrre una fotocamera
digitale da 5 megapixel sulla scheda di sistema FPGA Terasic. Il kit contiene il progetto hardware (su Verilog) e il software per
caricare l'immagine acquisita sul PC e salvarla in un file BMP/JPG. La guida introduttiva per l'utente mostra agli utenti come
sfruttare le funzioni della fotocamera digitale.
P0006-ND: THDB-SUM (scheda figlia da HSMC a Santa Cruz/USB/Mictor) è una scheda adattatore per convertire un connettore a
mezzanino ad alta velocità (HSMC) in un'interfaccia Santa Cruz (SC), USB, Mictor e di scheda SD. Consente agli utenti di utilizzare
queste interfacce su una scheda host con un connettore HSMC.
P0033-ND: la scheda THDB-HTG è progettata per convertire le I/O di un connettore a mezzanino ad alta velocità (HSMC) in tre
connettori di espansione per prototipi a 4 pin, compatibili con le basette di espansione DE2/DE1 Altera. Gli utilizzatori potranno
collegare fino a tre schede DE2/DE1 Altera (o schede figlie associate) su una scheda host interfacciata con HSTC/HSMC tramite una
scheda THDB-HTG.
Caratteristiche: • 2 canali di ingresso video composito mediante convertitore A/D Texas Instruments TVP5146 • Supporto degli
standard NTSC/PAL • Uscita BT 0,656 a 10 bit • Compatibilità con il connettore di espansione, standard nella maggior parte dei kit
di sviluppo Altera
P0307-ND
(P0307) Kit di sviluppo pannello digitale tattile da 4,3" (a norma RoHS) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 136.14
P0001-ND
(P0001) Kit di sviluppo fotocamera digitale da 5 megapixel (a norma RoHS) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 68.07
P0006-ND
(P0006) Modulo THDB-SUM, scheda adattatore (a norma RoHS) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 71.27
544-1704-ND
P0033-ND
(P0033) Scheda figlia HSMC-GPIO THDB-HTG . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 44.04
(DK-VIDEO-TVP5146N) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 156.16
Spedizione gratuita per ordini di oltre € 65! Tutti i prezzi sono in euro e comprensivi di dazi.
620
(IT2011-IT)
www.digikey.it — Numero verde: 800-786-310 — Tel: +31-53-484-9584 — Fax: +02-4823-1083
CPLD (Complex Programmable Logic Devices - dispositivi a logica programmabile
complessa)
Atmel offre un'ampia gamma di soluzioni convenienti, ad alta densità e basso
consumo, che permettono la creazione di prodotti su misura secondo le
esigenze del mercato. Basati su un'architettura standard che usa strumenti
di sviluppo standard, i CPLD Atmel offrono l'esclusiva funzione "L" di basso
consumo e il 100% di connettività. Questi dispositivi sono elaborati con processi
su 0,65 micron di proprietà Atmel e comprendono una memoria EEPROM.
I CPLD ATF750/C, basati su un'architettura di tipo 22 V10, forniscono capacità e
flessibilità ineguagliate con un ingombro 22 V10, due volte il numero di registri,
Tensione
e funzioni aggiuntive che ottimizzano l'utilizzo della logica.
La serie ATF1500 è destinata a una maggiore densità di logica, con un
numero più alto di ingressi/uscite. Questa famiglia comprende dispositivi da
44 a 160 pin e da 32 a 96 ingressi/uscite. L'alta connettività e l'architettura
flessibile rendono questi componenti particolarmente idonei alla progettazione
di sistemi. La programmabilità sul sistema stesso nei dispositivi di dimensioni
superiori permette la riconfigurazione anche dopo che il dispositivo è montato
nel sistema.
ISP
Tpd
(ns)
Registri
Macrocelle
Porte
utilizzabili
Potenza
opzionale
Tipo di
contenitore
No
7.5
20
10
500
Standard
28-PLCC
No
7.5
20
10
500
Standard
24-DIP
No
7.5
20
10
500
Standard
24-SOIC
No
10
20
10
500
Standard
24-DIP
No
10
20
10
500
Standard
No
15
20
10
750
Standard
No
15
20
10
500
Standard
No
15
20
10
500
Standard
No
15
20
10
500
Standard
N. di articolo
Digi-Key
Strumenti di sviluppo standard:
La filosofia Atmel è che i progettisti dovrebbero potere utilizzare strumenti di
sviluppo noti. Strumenti di progettazione di terzi, come™, ABEL™, CUPL™,
PPLDesigner-XL™, LOG/iC™ e PLDSyn™ supportano gli EPLD Atmel.
Vengono offerte anche versioni specifiche per Atmel dei popolari strumenti
di progettazione Synario, ABEL e CUPL. Inoltre, il supporto della stazione di
lavoro è disponibile su piattaforme diffuse con Viewlogic, MINC, Cadence,
Mentor e Synopsys.
Prezzo unitario
1
25
100
N. di articolo
Atmel
ATF750C-7JC-ND
3.91
3.76
3.61
ATF750C-7JC
ATF750C-7PC-ND
4.30
4.14
3.97
ATF750C-7PC
ATF750C-7SC-ND
3.91
3.76
3.61
ATF750C-7SC
ATF750C-10PU-ND◆
4.12
3.88
3.63
ATF750C-10PU
24-SOIC
ATF750C-10SC-ND
3.12
3.01
2.89
ATF750C-10SC
28-PLCC
ATF750C-15JC-ND
2.19
2.11
2.02
ATF750C-15JC
28-PLCC
ATF750LVC-15JC-ND
2.19
2.11
2.02
ATF750LVC-15JC
24-DIP
ATF750LVC-15PC-ND
2.40
2.32
2.22
ATF750LVC-15PC
24-SOIC
ATF750LVC-15SC-ND
2.40
2.32
2.22
ATF750LVC-15SC
Serie ATF750
5.0
3.0, 5.5
C
Serie ATF1500
5.0
No
10
32
32
1500
Standard
44-PLCC
ATF1500A-10JU-ND◆
3.25
2.43
2.27
ATF1500A-10JU
No
20
32
32
1000
Basso
44-TQFP
ATF1500AL-20AU-ND◆
2.05
1.98
1.90
ATF1500AL-20AU
No
20
32
32
1000
Basso
44-PLCC
ATF1500AL-20JU-ND◆
2.05
1.98
1.90
ATF1500AL-20JU
Sì
10
32
32
750
Standard
44-PLCC
ATF1502AS-10JU44-ND◆
2.80
1.97
1.76
ATF1502AS-10JU44
Sì
10
32
32
750
Standard
44-TQFP
ATF1502AS-10AU44-ND◆
2.80
1.97
1.70
ATF1502AS-10AU44
Sì
25
32
32
750
Basso
44-TQFP
ATF1502ASL-25AU44-ND◆
2.71
2.24
2.05
ATF1502ASL-25AU44
Sì
25
32
32
750
Basso
44-PLCC
ATF1502ASL-25JU44-ND◆
2.24
1.80
1.58
ATF1502ASL-25JU44
Sì
15
32
32
750
Standard
44-TQFP
ATF1502ASV-15AU44-ND◆
1.72
1.59
1.37
ATF1502ASV-15AU44
Sì
15
32
32
750
Standard
44-PLCC
ATF1502ASV-15JU44-ND◆
1.25
1.21
1.16
ATF1502ASV-15JU44
Sì
20
32
32
750
Standard
44-TQFP
ATF1502ASV-20AC44-ND
1.02
.99
.95
ATF1502ASV-20AC44
Sì
7
32
32
750
Bassissimo
44-TQFP
ATF1502BE-7AU44-ND◆
1.10
1.06
1.01
Sì
5
32
64
750
Bassissimo
44-TQFP
ATF1504BE-7AU44-ND◆
1.93
1.86
1.78
ATF1504BE-7AU44
Sì
10
64
64
1500
Standard
44-PLCC
ATF1504AS-10JC44-ND
3.86
2.69
2.34
ATF1504AS-10JC44
Sì
10
64
64
1500
Standard
44-TQFP
ATF1504AS-10AU44-ND◆
4.67
3.28
2.83
ATF1504AS-10AU44
Sì
10
64
64
1500
Standard
84-PLCC
ATF1504AS-10JC84-ND
4.91
3.44
2.97
ATF1504AS-10JC84
Sì
10
64
64
1500
Standard
100-TQFP
ATF1504AS-10AU100-ND◆
5.46
4.36
3.83
ATF1504AS-10AU100
Sì
20
64
64
1500
Basso
44-TQFP
ATF1504ASL-20AC44-ND
3.70
2.59
2.24
ATF1504ASL-20AC44
Sì
20
64
64
1500
Basso
100-TQFP
ATF1504ASL20AC100-ND
4.56
3.20
2.76
ATF1504ASL-20AC100
Sì
25
64
64
1500
Basso
44-TQFP
ATF1504ASL-25AU44-ND◆
5.41
3.79
3.27
ATF1504ASL-25AU44
Sì
25
64
64
1500
Basso
44-PLCC
ATF1504ASL-25JU44-ND◆
5.54
3.89
3.36
ATF1504ASL-25JU44
Sì
25
64
64
1500
Basso
100-TQFP
ATF1504ASL-25AU100-ND◆
6.21
4.36
3.91
ATF1504ASL-25AU100
Sì
15
64
64
1500
Standard
44-TQFP
ATF1504ASV-15AU44-ND◆
3.70
2.51
2.25
ATF1504ASV-15AU44
Sì
15
64
64
1500
Standard
44-PLCC
ATF1504ASV-15JC44-ND
2.87
1.95
1.75
ATF1504ASV-15JC44
Sì
15
64
64
1500
Standard
44-PLCC
ATF1504ASV-15JU44-ND◆
2.19
2.11
2.02
ATF1504ASV-15JU44
Sì
15
64
64
1500
Standard
100-TQFP
ATF1504ASV-15AU100-ND◆
3.02
2.91
2.79
ATF1504ASV-15AU100
Sì
20
64
64
1500
Basso
44-TQFP
ATF1504ASVL-20AU44-ND◆
2.39
2.31
2.22
ATF1504ASVL-20AU44
Sì
20
64
64
1500
Basso
100-TQFP
ATF1504ASVL-20AU100-ND◆
3.23
3.11
2.98
ATF1504ASVL-20AU100
Sì
7.5
128
128
3000
Standard
100-TQFP
ATF1508AS-7AC100-ND
13.57
9.51
7.87
ATF1508AS-7AC100
Sì
10
128
128
3000
Standard
84-PLCC
ATF1508AS-10JU84-ND◆
11.76
8.25
7.09
ATF1508AS-10JU84
Sì
10
128
128
3000
Standard
100-TQFP
ATF1508AS-10AU100-ND◆
14.57
10.22
8.79
ATF1508AS-10AU100
Sì
10
128
128
3000
Standard
100-PQFP
ATF1508AS-10QU100-ND◆
20.36
14.29
11.82
ATF1508AS-10QU100
Sì
20
128
128
3000
Basso
84-PLCC
ATF1508ASL-20JC84-ND
7.66
5.38
4.45
ATF1508ASL-20JC84
Sì
20
128
128
3000
Basso
100-TQFP
ATF1508ASL20AC100-ND
9.57
6.73
5.57
ATF1508ASL-20AC100
Sì
25
128
128
3000
Basso
84-PLCC
ATF1508ASL-25JU84-ND◆
10.12
7.10
5.88
ATF1508ASL-25JU84
Sì
25
128
128
3000
Basso
100-TQFP
ATF1508ASL-25AU100-ND◆
12.55
8.80
7.28
ATF1508ASL-25AU100
Sì
5
128
128
3000
Bassissimo
100-TQFP
ATF1508RE-7AU100-ND◆
4.48
3.58
3.25
ATF1508RE-7AU100
Sì
15
128
128
3000
Standard
100-TQFP
ATF1508ASV-15AU100-ND◆
4.31
3.03
2.61
ATF1508ASV-15AU100
Sì
20
128
128
3000
Basso
100-TQFP
ATF1508ASVL-20AU100-ND◆
2.71
2.61
2.50
ATF1508ASVL-20AU100
Sì
20
128
128
3000
Basso
84-PLCC
ATF1508ASVL-20JU84-ND◆
2.45
2.36
2.26
ATF1508ASVL-20JU84
ATF2500C-15JU
5.0
3.3
ATF1502BE-7AU44
1.8
5.0
3.3
5.0
3.3
Serie ATF2500
5.0
No
15
48
24
1500
Standard
44-PLCC
ATF2500C-15JU-ND◆
6.78
5.42
4.76
No
20
48
24
1500
Standard
44-PLCC
ATF2500C-20JC-ND
4.58
3.66
3.22
ATF2500C-20JC
No
20
48
24
1500
Standard
40-DIP
ATF2500C-20PU-ND◆
6.05
4.84
4.24
ATF2500C-20PU
◆ A norma RoHS
Spedizione gratuita per ordini di oltre € 65! Tutti i prezzi sono in euro e comprensivi di dazi.
www.digikey.it — Numero verde: 800-786-310 — Tel: +31-53-484-9584 — Fax: +02-4823-1083
(IT2011-IT)
621
Kit di sviluppo ATF15xx-DK3 per CPLD
Il kit di sviluppo/programmazione CPLD Atmel è un sistema di sviluppo completo e un programmatore su sistema
per la famiglia ATF15xx di dispositivi a logica programmabile complessa con piedinatura standard e funzioni Logic
Doubling. Questo kit offre ai progettisti un modo rapido e facile di programmare prototipi e valutare nuove progettazioni
con un CPLD ISP ATF15xx. La famiglia ATF15xx di CPLD ISP comprende i CPLD ATF15xxAS, ATF15xxASL,
ATF15xxASV, ATF15xxASVL e ATF15xxBE. Grazie alla disponibilità di diverse schede con adattatori per zoccoli in
grado di supportare tutti tipi di CPLD ISP della famiglia ATF15xx, la scheda può essere usata come un programmatore
ISP per la programmazione di CPLD ISP ATF15xx di tutti i tipi disponibili tramite l'interfaccia standard JTAG
(IEEE 1149.1).
Scheda dimostrativa/di programmazione di CPLD:
C
Atmel offre un kit di sviluppo a basso costo per i progettisti che desiderano cominciare a lavorare con la serie
AT17 di memorie di configurazione FPGA ISP. Il kit permette ai progettisti di leggere, scrivere e programmare
sul sistema stesso con qualsiasi componente della famiglia della serie Atmel AT17 direttamente da un PC. Sono
supportati tutti i formati di file d'ingresso standard generati dai vari fornitori di FPGA. I dispositivi della serie AT17
possono essere programmati direttamente sulla scheda di programmazione o la scheda può essere utilizzata per
facilitare la programmazione sul sistema dei dispositivi della serie AT17 nell'applicazione di destinazione (cavo fornito).
Il dispositivo ATDH2200E gestisce tutte le memorie di configurazione della serie AT17 di Atmel.
CARATTERISTICHE:
• Porta ISP (JAT) • Fori terminali a filo avvolto su tutti i pin • Oscillatore a cristallo a 2 MHz • Otto display a LED
a 8 segmenti • Funzionamento a 3,3 e 5 V c.c. • Accesso facile ai pin di I/O del CPLD • Interruttori Global Clear,
Output Enable e Power Logic Doubling™ CPLD: • 128 macrocelle a bassa potenza 3,3 V ATF1508ASVL-20JC84
con ISP Cavo programmabile CPLD: • Cavo ISP da 5 e 3,3 V per porta parallela PC con rilevazione automatica
della tensione a corrente continua CD del software: • Software di progettazione Atmel-WinCUPL e manuale
d'uso gratuiti • 30 giorni di prova del software Atmel-ProChip Designer™ • Supporto e documentazione per Logic
Doubling • Riferimento per Logic Doubling • CD con schede dati Atmel Atmel ProChip Designer: Ingresso
progetto: • VHDL, schema e CUPL • Sintesi • Simulazione funzionale • Filtri su dispositivi brevettati Atmel con Logic
Doubling • Simulazione dei tempi
ATF15XX-DK3-ND
Kit di programmazione configuratore FPGA
(evoluto) ATDH2200E
Kit di sviluppo CPLD per ATF15XX . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 82.45
ATF15XXDK3-SAA100-ND
Zoccolo adattatore 100 PLCC/TQFP per ATF15XXB . . . . . . . . . . . . . . . . . . . . . . . . . . . 112.43
ATF15XXDK3-SAJ44-ND
Zoccolo adattatore 84/44 PLCC per ATF15XXBE. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 29.15
ATF15XXDK3-SAJ84-ND
Zoccolo adattatore 84/84 PLCC per ATF15XXBE. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 41.64
ATDS15XXKSW1-ND
Licenza software Prochip 5.0 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 79.28
Hardware: • Gestisce la programmazione di tutti i dispositivi della serie AT17C/LV • Collegamento per permettere la
programmazione sul sistema (ISP) • Alimentazione 5,0 V o 3,0 V Software: • CPS - Sistema di programmazione
configuratore • Interfaccia basata su GUI • Gestisce Win95/Win98/WinNT • Guida in linea • Gestisce la polarità
di reset di programmazione • Procedure di verifica per convalidare la programmazione • Accetta i formati di file
HEX, MCS, POF, RBF e BST Contenuto del sistema: • Scheda di programmazione ATDH2200 • ATDH2222
20-A d a t t a t o r e P L C C a 4 4 p i n • S o f t w a r e C P S • S c h e d a d a t i A T D H 2 2 0 0 E • Guida all'uso del kit di
programmazione ATDH2200E • Cavo parallelo standard (porta stampante su PC) • Cavo a nastro a 10 pin per
ISP • Alimentazione centrale positiva 9 V c.c., 200 mA, 2,1 mm • Dispositivi campione AT17C/LV
ATDH2200E-ND
ATDH2221-ND
ATDH2222-ND
ATDH2224-ND
ATDH2225-ND
ATDH2227-ND
ATDH2227A-ND
Kit programma configuratore per FPGA . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 124.09
Adattatore 20 SOIC. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 116.60
Adattatore 20 PLCC . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 119.72
Adattatore 44 TQFP . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 119.72
Cavo ISP AT17 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 79.12
Adattatore 44 PLCC . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 119.72
Adattatore 44 PLCC . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 119.72
Memoria di configurazione FPGA
EEPROM seriali riprogrammabili sul sistema
Le EEPROM di configurazione FPGA della serie AT17 (configuratori) costituiscono una memoria di configurazione
economica e di facile impiego per array di porte programmabili sul campo. Questa utilizza una procedura semplice di
accesso seriale per configurare uno o più dispositivi FPGA. L'organizzazione fornisce memoria sufficiente per configurare
uno o più FPGA di piccole dimensioni. I configuratori possono essere programmati con programmatori standard del
settore o con il sistema di programmazione Atmel ATDH2200E. Caratteristiche: • Memorie seriali programmabili
EE progettate per memorizzare programmi di configurazione per array di porte programmabili sul campo (FPGA)
• Programmabile sul sistema mediante un bus a due fili • Interfaccia semplice per FPGA SRAM • Compatibile con
i dispositivi FPGA Atmel AT6000, AT40K, AT94K, Altera® FLEX®, APEX™ Devices, ORCA®, Xilinx® XC3000, XC4000,
XC5200, Spartan®, Virtex™ • Lettura a ritroso collegabile in cascata per gestire configurazioni aggiuntive o array futuri
a più alta densità • Processo EEPROM CMOS a bassa potenza • Polarità di reset programmabile • Disponibile in
contenitori LAP, PDIP, SOIC, PLCC e TQFP (compatibili a livello pin su tutta la famiglia di prodotti) • Emulazione delle
EEPROM seriali AT24CXXX di Atmel • Disponibile nelle versioni LV a 3,3 V ±10% e C a 5 V ±5%
Capacità
memoria
Prezzo unitario
Opzioni per il N. di articolo
contenitore Digi-Key
1
25
100
N. di articolo
Atmel
• Pin PRONTO di facile uso • Modalità stand-by a bassa potenza
Le PROM di configurazione programmabile nel sistema JTAG della serie AT18F (configuratori) costituiscono una
memoria di configurazione economica e di facile impiego per array di porte programmabili sul campo. I dispositivi
serie AT18F impiegano un contenitore TSSOP a 20 fili. Il configuratore serie AT18F utilizza una procedura semplice di
accesso seriale per configurare uno o più dispositivi FPGA. I configuratori serie AT18F possono essere programmati con
programmatori Atmel o autonomi, di terzi, standard nel settore come BP, Data I/O, Hi-Lo ecc.
Caratteristiche: • Memorie seriali programmabili da 1.048.576 x 1, 2.097.152 x 1, 4.194.304 x 1 e 7.340.032 x 1 bit
progettate per memorizzare programmi di configurazione per array di porte programmabili sul campo (FPGA) • 1,8 V,
2,5 V, 3,3 V I/O • Tensione di alimentazione 3,3 V • Programmabile nel sistema (ISP) tramite interfaccia JTAG (IEEE
1532) • Funzionalità di test Boundary-scan IEEE 1149.1 • Modalità stand-by a bassa potenza • Alte velocità di download
seriale, sino a 33 MHz • Durata: 100.000 cicli di scrittura (valore tipico)
Capacità
memoria
Opzioni per il N. di articolo
contenitore Digi-Key
Serie ATF17
Prezzo unitario
1
25
100
N. di articolo
Atmel
8-DIP
AT17LV010-10PU-ND◆
15.50
10.50
10.00
AT17LV010-10PU
8-DIP
AT17LV010A-10PI-ND
11.48
8.11
7.67
AT17LV010A-10PI
AT17LV65-10PC
8-DIP
AT17LV010A-10PC-ND
10.33
7.30
6.90
AT17LV010A-10PC
AT17LV65-10NI
8-LAP
AT17LV010-10CU-ND◆
15.50
10.50
10.00
AT17LV010-10CU
20-PLCC
AT17LV010-10JU-ND◆
15.50
10.50
10.00
AT17LV010-10JU
20-PLCC
AT17LV010A-10JU-ND◆
13.77
9.74
9.21
AT17LV010A-10JU
32-TQFP
AT17LV010A-10QI-ND
17.23
12.17
11.51
AT17LV010A-10QI
32-TQFP
AT17LV010A-10QC-ND
AT17LV010A-10QC
8-DIP
AT17LV65-10PI-ND
5.17
3.65
3.45
AT17LV65-10PI
8-DIP
AT17LV65-10PC-ND
4.65
3.29
3.11
8-SOIC
AT17LV65-10NI-ND
6.20
4.39
4.14
1 Mbit
8-SOIC
8-LAP
AT17LV65-10NC-ND
3.12
AT17LV65-10CI-ND
3.37
3.01
3.25
2.89
3.12
AT17LV65-10NC
AT17LV65-10CI
1 Mbit
64 kbit
8-LAP
AT17LV65-10CC-ND
2.68
2.59
2.48
AT17LV65-10CC
20-SOIC
AT17LV65-10SI-ND
3.75
3.61
3.46
AT17LV65-10SI
20-SOIC
AT17LV65-10SC-ND
3.12
3.01
2.89
AT17LV65-10SC
20-PLCC
AT17LV65-10JI-ND
3.12
3.01
2.89
AT17LV65-10JI
20-PLCC
AT17LV65-10JC-ND
2.81
2.71
2.60
8-DIP
AT17LV128-10PC-ND
8.26
5.84
8-SOIC
AT17LV128-10NI-ND
7.99
7.69
8.33
8.01
7.69
8-LAP
AT17LV002-10CC-ND
16.84
16.20
15.55
AT17LV002-10CC
8-LAP
AT17LV002-10CU-ND◆
20.66
14.50
13.50
AT17LV002-10CU
20-PLCC
AT17LV002-10JU-ND◆
20.66
14.50
13.50
AT17LV002-10JU
AT17LV65-10JC
20-PLCC
AT17LV002A-10JU-ND◆
17.22
12.16
11.49
AT17LV002A-10JU
5.52
AT17LV128-10PC
44-TQFP
AT17LV002-10TQI-ND
24.07
23.15
22.22
AT17LV002-10TQI
7.39
AT17LV128-10NI
44-TQFP
AT17LV002-10TQC
2 Mbit
8-SOIC
128 kbit
6.25
6.00
5.39
5.19
4.98
AT17LV128-10CI
8-LAP
AT17LV128-10CC-ND
4.30
4.14
3.97
AT17LV128-10CC
20-SOIC
AT17LV128-10SI-ND
7.99
7.69
7.39
20-SOIC
AT17LV128-10SC-ND
6.49
6.25
20-PLCC
AT17LV128-10JI-ND
7.50
20-PLCC
AT17LV128-10JC-ND
AT17LV256-10PU-ND◆
8-SOIC
AT17LV256-10NU-ND◆
8.61
5.63
5.21
AT17F040A-30CU
AT17F040-30JU
32-TQFP
AT17F040A-30QC-ND
5.21
5.01
4.81
AT17F040A-30QC
AT17LV128-10SI
32-TQFP
AT17F040A-30QI-ND
5.99
5.76
5.53
AT17F040A-30QI
6.00
AT17LV128-10SC
44-TQFP
AT17LV040-10TQU-ND◆
41.32
29.19
27.59
AT17LV040-10TQU
7.21
6.92
AT17LV128-10JI
8-LAP
AT17F080-30CU-ND◆
20.66
13.50
12.50
AT17F080-30CU
6.00
5.77
5.54
AT17LV128-10JC
20-PLCC
AT17F080-30JU-ND◆
23.76
15.52
14.37
AT17F080-30JU
9.64
6.82
6.44
AT17LV256-10PU
20-PLCC
AT17F080A-30JU-ND◆
9.58
9.21
8.85
AT17F080A-30JU
32-TQFP
AT17F080A-30QI-ND
9.58
9.21
8.85
AT17F080A-30QI
44-TQFP
AT17F080-30TQI-ND
21.55
20.73
19.90
AT17F080-30TQI
8-LAP
AT17F16-30CU-ND◆
—
—
15.62
AT17F16-30CU
20-PLCC
AT17F16-30JU-ND◆
29.70
19.40
17.96
AT17F16-30JU
44-TQFP
AT17F16-30TQC-ND
15.62
15.02
14.42
AT17F16-30TQC
44-TQFP
AT17F16-30TQI-ND
17.96
17.27
16.58
AT17F16-30TQI
44-PLCC
AT17F32A-30BJU-ND◆
28.73
27.63
26.53
AT17F32A-30BJU
9.64
6.82
6.44
AT17LV512-10PI-ND
12.92
9.12
8.62
AT17LV512-10PI
8-DIP
AT17LV512-10PC-ND
11.62
8.22
7.77
AT17LV512-10PC
8-DIP
AT17LV512A-10PI-ND
6.45
4.57
4.32
AT17LV512A-10PI
8-DIP
AT17LV512A-10PC-ND
5.82
4.11
3.89
AT17LV512A-10PC
6.72
6.46
6.20
AT17LV512-10CC
12.92
9.12
8.62
AT17LV512-10CU
9.37
9.01
8.65
4 Mbit
8 Mbit
AT17LV256-10NU
8-DIP
AT17LV512-10SI-ND
AT17F040A-30CU-ND◆
7.29
AT17LV256-10SU
20-SOIC
AT17F040-30CC
8-LAP
7.88
7.73
AT17LV512-10CU-ND◆
9.16
12.05
8.18
AT17LV512-10CC-ND
17.77
9.72
AT17F040-30JU-ND◆
11.57
8-LAP
18.51
12.84
20-PLCC
AT17LV256-10SU-ND◆
8-LAP
19.25
AT17F040-30CC-ND
AT17LV128-10NC
AT17LV128-10CI-ND
20-SOIC
512 kbit
6.49
8-LAP
8-DIP
256 kbit
AT17LV128-10NC-ND
AT17LV002-10TQC-ND
8-LAP
AT17LV512-10SI
20-SOIC
AT17LV512-10SC-ND
7.81
7.51
7.21
AT17LV512-10SC
20-PLCC
AT17LV512A-10JU-ND◆
6.45
4.57
4.32
AT17LV512A-10JU
16 Mbit
32 Mbit
Memoria di configurazione serie AT18F — A norma RoHS
1 Mbit
20-TSSOP
AT18F010-30XU-ND
3.62
2.28
2.02
AT18F010-30XU
2 Mbit
20-TSSOP
AT18F002-30XU-ND
4.82
3.03
2.70
AT18F002-30XU
4 Mbit
20-TSSOP
AT18F040-30XU-ND
6.63
4.17
3.70
AT18F040-30XU
7 Mbit
20-TSSOP
AT18F080-30XU-ND
13.26
8.33
7.40
AT18F080-30XU
◆ A norma RoHS
Spedizione gratuita per ordini di oltre € 65! Tutti i prezzi sono in euro e comprensivi di dazi.
622
(IT2011-IT)
www.digikey.it — Numero verde: 800-786-310 — Tel: +31-53-484-9584 — Fax: +02-4823-1083